Search Results (isMemberOf:"bibliuned:SetDigitalObject")

Resultados de la Navegación (1847)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 5 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Fuentes digitales. Generador de tensión rectangular. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.40 265 78
Obtención de las funciones simplificadas f1,f3 y sus circuitos lógicos. (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 237 45
Circuito biestable R-S activo al nivel alto. (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 306 61
Problema propuesto 7.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 237 59
Fuentes dependientes. Fuente rectangular dependiente de tensión (VCO Rectangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.40 244 50
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I3). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 321 68
Puerta OR  1.40 316 185
Puerta inversora con salida triestado y retardo (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 236 38
Problema propuesto 5.5.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 199 56
Circuito biestable J-K síncrono activo por flanco de bajada..1 (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 373 57
Problema propuesto 5.10 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 226 77
Problema propuesto 7.5.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 191 57
Problema propuesto 5.12 (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 284 65
El AO en lazo abierto (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 434 86
Problema propuesto 8.1.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 239 70
Circuito biestable R-S activo al nivel alto..2 (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 283 55
Puertas inversoras de distintas subfamilias (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 223 60
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+B. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 300 71
Circuito demultiplexor de 4 canales de salida (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 471 77
Problema propuesto 8.5 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 262 67
Ejercicio combinacional 31  1.40 339 383
Problema resuelto 2.7.1 (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 206 51
Registro universal de desplazamiento de 4 bits (Requiere Plataforma N/D)  1.40 1277 216
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 203 51
Problema propuesto 4.8.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 222 66
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B negado. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 228 69
Simulación Problema P3.6 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 346 83
Tablas de resultados a rellenar correspondientes a la práctica 6 (Requiere Plataforma Microsoft Word 97 ó superior)  1.40 612 167
ejercicio combinacional 14  1.40 337 289
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 286 67
Estructura interna del sumador total. Asociación serie (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 610 119
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1 e I3). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 324 72
Decodificador 2-4 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 316 79
ejercicio secuencial 1  1.40 354 396
Problema propuesto 5.18 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 222 67
Comportamiento de una puerta lógica XOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 411 50
Circuito sumador-restador de 4 bits en complemento a dos con detector de desbordamiento Ov (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 2197 441
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 237 67
Simplificación de una función de cuatro variables (circuito lógico) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 280 64
ejercicio combinacional 20  1.40 329 181
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 250 62
ejercicio combinacional 23  1.40 310 387
Tablas de resultados a rellenar correspondientes a la práctica 7 (Requiere Plataforma Adobe Reader 5.0 ó superior)  1.40 543 140
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 308 64
ADC instantáneo de 3 bits (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 451 81
Puertas inversoras de distintas subfamilias (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  1.40 205 47
Configuración alternativa para el oscilador de cambio de fase. (Requiere Plataforma MicroSim 6.2 ó superior)  1.40 418 84
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 332 66
Circuito combinacional que detecta la igualdad de dos números de dos bits cada uno. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.40 277 71
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.40 234 48

Página 5 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »