Search Results (isMemberOf:"bibliuned:SetDigitalObject")

Resultados de la Navegación (1847)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 2 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 199 64
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 333 77
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 201 62
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 188 73
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 334 52
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.37 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 264 70
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 321 90
Característica colector-emisor del transistor NPN. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 731 118
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [7]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 289 63
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 212 61
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 624 95
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 242 72
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 194 72
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 215 62
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 304 62
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.37 279 60
Estructura interna del codificador sin prioridad (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 693 130
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 189 65
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 199 59
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [0]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 275 85
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.37 345 68
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 240 46
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 318 72
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [14]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 250 79
Problema propuesto 8.1.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 192 60
Circuito generador/detector de paridad CI 74180 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 934 145
Problema propuesto 5.6.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 201 56
Tablas de resultados a rellenar correspondientes a la práctica 11 (Requiere Plataforma Microsoft Word 97 ó superior)  1.37 621 155
Problema propuesto 4.16.2 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 226 78
Fuentes dependientes. Fuente polinomial. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.37 246 66
Empleo del decodificador como demultiplexor. Tabla de verdad de un demultiplexor de 8 salidas [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 317 75
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 324 44
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 204 63
Circuito sumador-restador de 4 bits (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 340 90
Estructura de un biestable RS-NAND con sincronismo por nivel. Funcionamiento del biestable RS-NAND (sinc. nivel alto). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 406 87
Problema propuesto 5.4.10 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 170 58
Estructura interna de una unidad aritmético-lógica. Operación lógica A+B más aritmética de la lógica A·(B negado). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 308 64
El AO en lazo abierto incluyendo la resistencia de carga (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 428 97
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I5 e I6). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 219 62
Problema propuesto 7.1.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 266 67
Problema propuesto 8.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 194 68

Página 2 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »