Search Results (Display Type:"Objeto de aprendizaje")

Resultados de la Navegación (1845)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 2 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »

  Search Relevance Visitas Descargas
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 305 80
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 280 81
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 311 79
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 191 60
Problema propuesto 5.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 199 54
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 199 64
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 333 77
Fuentes dependientes. Fuente triangular dependiente de tensión (VCO Triangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.13 247 78
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 201 62
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 188 73
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 216 61
Ejercicio combinacional 28  4.13 334 351
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 334 52
Estructura interna de una unidad aritmético-lógica (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 808 155
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.13 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 264 70
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 321 90
Característica colector-emisor del transistor NPN. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 731 118
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [7]. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 289 63
Puerta AND  4.13 312 204
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 212 61
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 624 95
Modelo de contínua del diodo. Variación de la tensión V1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 341 71
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 242 72
Comparador con histéresis básico (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 736 119
Estructura de un biestable RS-NAND con sincronismo por nivel (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 590 161
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 247 56
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 215 62
Recortador de máxima tensión positiva y mínima tensión negativa con diodos. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 448 97
Problema propuesto 5.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 194 61
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 304 62
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.13 279 60
Estructura interna del codificador sin prioridad (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 693 130
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 189 65
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 199 59
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [0]. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 275 85
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.13 345 68
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  4.13 240 46
Simulación Problema P3.6 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.13 326 80

Página 2 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »