Search Results (Date:" [2006\-01\-01T00\:00\:00Z TO 2006\-12\-31T00\:00\:00Z] ", Author:"Santiago Emilio Acha Alegre", isMemberOf:"oaingeec:ing-elec-col-e986be1262dcf896f5680312.e08c816")

Resultados de la Navegación (1406)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 10 de 29

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Circuito de ahorro de consumo en leds o displays mediante multiplexación en el tiempo (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 372 66
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 312 65
Circuito que controla el paso de piezas de una cinta a otra..6 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 267 69
Problema propuesto 5.9.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 229 89
Circuito comparador binario de 4 bits mediante restador binario en complemento a uno (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 978 117
Sumador de dos datos con dos dígitos en BCD, haciendo uso de contadores binarios. (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 335 75
Problema propuesto 5.7.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 204 53
Comportamiento de una puerta lógica NAND tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 288 73
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 221 63
Fuentes y generadores de alterna. Generador de diente de sierra. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.39 314 76
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I3). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 325 68
Sumador de dos datos con dos dígitos en BCD, haciendo uso de contadores binarios..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 337 68
Problema propuesto 4.13 (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 259 67
Teoremas del Algebra de Boole. Teorema de idempotencia. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 1955 290
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 337 78
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 414 76
Problema propuesto 5.4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 199 64
Obtención de la función canónica en forma de maxterms a partir de la tabla de verdad. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 324 63
DAC de simple rampa de 8 bits (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 211 83
Circuito complementador a dos (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 287 75
Problema propuesto 4.1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 275 74
Circuito sumador completo.2. (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 232 69
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 378 66
Diseño de sistemas secuenciales. Registro de desplazamiento de 4 bits con entrada serie y salida paralelo. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 688 122
Problema propuesto 5.4.5 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 239 65
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 261 75
Empleo del decodificador como demultiplexor. Tabla de verdad de un demultiplexor de 8 salidas [1]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 411 90
Estructura interna de una unidad aritmético-lógica. Operación A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 242 65
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 340 52
DAC de 8 bits de resistencias ponderadas0 (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 231 51
Obtención de la función canónica en forma de minterms correspondiente a una función normalizada. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 301 69
Fuentes dependientes. Fuente triangular dependiente de tensión (VCO Triangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.39 251 79
Circuito sumador paralelo con acarreo serie de 4 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 396 68
Problema propuesto 5.8 (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 230 59
Problema propuesto 5.12 (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 289 66
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 208 64
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 295 53
Circuito para realizar el control de calidad en una cadena de producción. (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 309 58
Fuentes digitales. Generador de tensión rectangular. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.39 273 81
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [14]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 255 79
Registros de desplazamiento. Funcionamiento del registro universal de 4 bits del c.i 74194. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 814 119
Estructura interna del decodificador. Tabla de verdad de un decodificador 2 a 4 sin habilitación [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 302 78
Problema propuesto 5.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 225 60
Teoremas del Algebra de Boole. Teorema de absorción (segundo caso). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 1340 138
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 318 76
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 349 79
Obtención de la función simplificada f2 y su circuito lógico. (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 232 55
Estructura interna de una unidad aritmético-lógica. Operación A+A. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.39 271 63
Monoestable a partir del 555, con un circ. diferenciador para los impulsos de disparo (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.39 614 78
Circuito de una Unidad Aritmético-Lógica (ALU) de 4 bits (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.39 414 86

Página 10 de 29

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19  siguiente › última »