Search Results (All Fields:"cursos", Display Type:"Objeto de aprendizaje", Keywords:"http://udcdata.info/042064", isMemberOf:"oaingeec:ing-elec-col-e986be1262dcf896f5680312.e08c816")

Resultados de la Navegación (1843)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 31 de 37

Páginas:    «primera ‹anterior  21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Simulación Problema P6.5 Ganancia de tensión amplificador de tres etapas. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 426 88
Simulación Problema P6.14 Ganancia de 3 etapas en colector común real. neg. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 372 82
Simulación Problema P6.6 Ganancia de corriente. Impedancia de entrada. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 349 76
Simulación Problema P8.9 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 412 83
Obtención de la función canónica en forma de minterms correspondiente a una función normalizada. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 303 69
Obtención de la función canónica en forma de maxterms a partir de la tabla de verdad. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 326 64
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B negado. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 236 72
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 348 59
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 351 79
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 380 91
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 354 53
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 309 69
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 381 66
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 320 76
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 381 82
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 378 67
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 349 68
Simulación Problema P8.18 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 380 92
Simulación Problema P8.17 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 364 88
Simulación Problema P8.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 391 85
Simulación Problema P8.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 364 82
Simulación Problema P8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 379 75
Simulación Problema P8.11 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 339 76
Simulación Problema P7.3 Estudio en frecuencia del circuito del apartado c) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 337 71
Simulación Problema P7.3 Estudio en frecuencia del circuito del apartado a) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 304 81
Simulación Problema P7.3 Estudio en frecuencia del circuito del apartado b) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 310 85
Estructura interna de una unidad aritmético-lógica. Operación lógica A·B menos uno aritmética. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 228 72
Estructura interna de una unidad aritmético-lógica. Operación lógica A+(B negado) más A aritmética. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 262 82
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1 e I3). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 330 73
Explicación del problema propuesto 8.3. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.47 407 101
Funciones lineales con AO. Amplificador sumador inversor. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 673 96
Explicación del problema propuesto 8.8. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.47 414 88
Circuito sumador de 4 bits para códigos de entrada y salidad en binario natural con signo (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 1207 126
Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 364 85
Circuito lógico de una función f1 de cuatro variables (método de Karnaugh) (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 332 48
Oscilador en puente de Wien con control automático de la ganancia mediante un FET (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 762 130
Explicación del problema teórico 7.4.0.0 (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.47 325 197
Obtención de la tabla de verdad a partir de la expresión booleana (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 354 70
Simulación Problema P7.8 Frecuencia de corte inferior en FET. Efecto de Cs (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 350 108
Simulación Problema P7.8 Frecuencia de corte inferior en FET. Efecto total (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 502 76
Simulación Problema P7.6 Estudio ganancia del amplificador con BJT (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 437 95
Explicación del problema propuesto 7.11. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.47 319 68
Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral. (Requiere Plataforma OrCAD 9.1 ó superior)  7.47 372 59
Recortador de máxima tensión negativa con diodos. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 337 77
Explicación del problema teórico 1.6.1.1 (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.47 404 371
Simulación Problema P6.7 Impedancia de salida. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 411 118
Modelo de fuente real de corriente. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 345 72
Explicación del problema propuesto 8.18. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.47 413 85
Explicación del problema propuesto 7.8. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.47 317 99
Modelo Ebers-Moll. Variac. del coef. beta directo. Característica B-E. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.47 386 82

Página 31 de 37

Páginas:    «primera ‹anterior  21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37  siguiente › última »