Search Results (All Fields:"cursos", isMemberOf:"oaingeec:ing-elec-col-curso2")

Resultados de la Navegación (1492)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 30 de 30

Páginas:    «primera ‹anterior  20 21 22 23 24 25 26 27 28 29 30

Refinar

  Search Relevance Visitas Descargas
Comportamiento interno del µA741 con la versión profesional de PSpice (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 499 103
Circuito que detecta niveles por debajo de un mínimo en dos depósitos. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 226 51
Par de emisores acoplados con carga pasiva. Modificación del circuito anterior. (Requiere Plataforma MicroSim 6.2 ó superior)  2.55 414 81
Simplificación de una función por el método de Quine-McCluskey con maxterms (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 638 96
Circuito sumador-restador de 4 bits en complemento a dos con detector de desbordamiento Ov (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 2212 444
Estructura interna de una unidad aritmético-lógica. Operación lógica (A+(B negado))·(A·B). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 260 81
Tabla de implicantes primos para simplificar por unos mediante método Q-M de un detector de codificaciones de entrada índice 2 ó 3. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 1153 125
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 340 75
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 380 66
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1 e I3). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 329 73
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 379 91
Característica de salida a nivel bajo de una puerta NAND TTL-Estándar (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 375 94
Monoestable disparado por flanco construido a partir de inversores lógicos. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 181 46
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [4]. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 265 77
Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 371 59
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 214 85
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B negado. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 236 71
Descripción estructural de un semisumador. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 646 139
Red de realimentación selectiva con la frecuencia del oscilador en puente de Wien (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 446 100
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 380 82
Biestables con sincronismo por flanco. Diagrama lógico de un biestable J/K con sincronismo maestro/esclavo. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 400 81
Característica de salida a nivel alto de una puerta NAND TTL-Estándar (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 388 101
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [5]. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 291 78
Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..1 (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 290 75
Obtención de las funciones simplificadas f1,f3 y sus circuitos lógicos (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 271 64
Circuito combinacional que controla un ascensor de un edificio de 8 plantas..2b (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 256 50
Circuito lógico con puertas NAND de la expresión canónica en maxterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 339 84
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.2 (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 246 58
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 209 53
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 235 70
Obtención de la tabla de verdad a partir de la expresión booleana (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 353 70
Estructura interna de una unidad aritmético-lógica. Operación lógica A+B más aritmética de la lógica A·(B negado). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 317 65
Característica de salida a nivel alto de una puerta NAND TTL-Estándar (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 406 77
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 257 54
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 211 58
Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 396 76
Contadores síncronos. Contador síncrono asc/desc módulo 16 en código Gray con c.i 7473 y 7408. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 587 105
Descripción algorítmica de un semisumador. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 651 145
Estructura interna de una unidad aritmético-lógica. Operación aritmética A·(B negado)-1 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 243 53
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 224 63
Estructura interna de una unidad aritmético-lógica. Operación lógica A+(B negado) más A aritmética. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.55 262 81
Circuito con más de dos niveles, selección para convertilo a NAND y su conversión. (Requiere Plataforma OrCAD 9.1 ó superior)  2.55 291 48

Página 30 de 30

Páginas:    «primera ‹anterior  20 21 22 23 24 25 26 27 28 29 30