Search Results (All Fields:"plataforma digital", Keywords:"http://udcdata.info/042064", isMemberOf:"oaingeec:ing-elec-col-e986be1262dcf896f5680312.e08c816")

Resultados de la Navegación (1757)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 28 de 36

Páginas:    «primera ‹anterior  18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 298 55
Descripción estructural de una puerta XOR (con puertas NOT y OR) (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 337 60
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I5 e I6). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 226 63
Circuito para realizar el control de calidad en una cadena de producción. (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 289 52
Conexionado serie de RBI y RBO para excitar display con blanqueo en la parte entera (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 323 59
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [8]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 334 72
Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 290 75
Obtención de las funciones simplificadas f1,f3 y sus circuitos lógicos (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 271 64
Circuito lógico con puertas NAND de la expresión canónica en maxterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 339 84
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 246 58
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 209 53
Contadores síncronos. Contador síncrono módulo 16 en binario natural con c.i 7473 y 7408. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 608 119
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [14]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 256 80
Circuito lógico de una función f2 de cuatro variables (método de Karnaugh) (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 237 48
Circuito lógico de 4 entradas en código BCD natural detector de codificaciones de entrada índice 2 ó 3..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 334 68
Circuito que detecta niveles por debajo de un mínimo en dos depósitos. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 226 51
Tabla de implicantes primos para simplificar por unos mediante método Q-M de un detector de codificaciones de entrada índice 2 ó 3. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 1153 125
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 340 75
Estructura interna de una unidad aritmético-lógica. Operación lógica A+B más aritmética de la lógica A·(B negado). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 317 65
Característica de salida a nivel alto de una puerta NAND TTL-Estándar (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 406 77
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 211 58
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 224 63
Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 396 76
Contadores síncronos. Contador síncrono asc/desc módulo 16 en código Gray con c.i 7473 y 7408. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 587 105
Característica de salida a nivel bajo de una puerta NAND TTL-Estándar (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 375 94
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [4]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 265 77
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 214 85
Biestables con sincronismo por flanco. Diagrama lógico de un biestable J/K con sincronismo maestro/esclavo. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 400 81
Obtención de la función canónica en forma de minterms a partir de la tabla de verdad. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 299 62
Contadores síncronos. Contador síncrono módulo 16 en binario natural con c.i 74LS73 y 7408. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 576 123
Aumento de la capacidad de los comparadores de magnitud a 8 bits (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 521 78
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [2]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 306 89
Obtención de la función canónica en forma de minterms correspondiente a una función normalizada. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 303 69
Obtención de la función canónica en forma de maxterms a partir de la tabla de verdad. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 326 64
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B negado. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 236 72
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 348 59
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 351 79
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 380 91
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 354 53
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 309 69
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 381 66
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 320 76
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 378 67
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 349 68
Estructura interna de una unidad aritmético-lógica. Operación lógica A·B menos uno aritmética. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 228 72
Estructura interna de una unidad aritmético-lógica. Operación lógica A+(B negado) más A aritmética. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 262 82
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1 e I3). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 330 73
Circuito sumador de 4 bits para códigos de entrada y salidad en binario natural con signo (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 1207 126
Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  7.27 364 85
Circuito lógico de una función f1 de cuatro variables (método de Karnaugh) (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.27 332 48

Página 28 de 36

Páginas:    «primera ‹anterior  18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36  siguiente › última »